编辑推荐:
流水线SAR ADC设计采用开环放大器和交替比较器结构,在28nm CMOS工艺下实现1GS/s采样率。提出基于dither的背景校准方案消除增益和偏移误差,无需额外硬件且无时序惩罚。校准利用子ADC进行干扰抵消,加速增益误差校准周期至10^6次以下。实测SNDR 60.1dB,SFDR 75.7dB,功耗14.72mW,FoM达165.4dB。
便携式无线通信设备的广泛应用对高分辨率模数转换器(ADC)的功耗效率和采样率提出了严格要求。流水线SAR ADC通过结合SAR ADC的功耗效率和流水线ADC的高速度,提供了一种有前景的解决方案[1]、[2]、[3]、[4]、[5]、[6]、[7]、[8]、[9]。然而,其性能受到两个关键瓶颈的制约:串行SAR转换的速度有限,以及残差放大的精度要求极高。
生物通 版权所有